Intel afslører en ren skifer cpu-kernearkitektur, der er kodenavnet 'solrig bugt' - Intel

Intel afslører en ren-skifer CPU Core-arkitektur med kodenavnet 'Sunny Cove'

Intel today unveiled its first clean-slate CPU core micro-architecture since 'Nehalem,' codenamed 'Sunny Cove.' Over the past decade, the 9-odd generations of Core processors were based on incrementally refined descendants of 'Nehalem,' running all the way down to 'Coffee Lake.' Intel now wants a clean-slate core design, much like AMD 'Zen' is a clean-slate compared to 'Stars' or to a large extent even 'Bulldozer.' This allows Intel to introduce significant gains in IPC (single-thread performance) over the current generation. Intel's IPC growth curve over the past three micro-architectures has remained flat, and only grew single-digit percentages over the generations prior.

Det er vigtigt at bemærke her, at 'Sunny Cove' er kodenavnet til kernedesignet. Intels tidligere kodning var altomfattende og dækkede ikke kun kerner, men også uncore og hele dør. Det er op til Intels fremtidige chip-designere at designe dies med mange af disse kerner, en fremtidig generation iGPU som Gen11, og en næste generations uncore, der sandsynligvis integrerer PCIe gen 4.0 og DDR5 hukommelse. Intel detaljerede 'Sunny Cove' for så vidt angår IPC-gevinster, en ny ISA (nye instruktionssæt og hardwarefunktioner, herunder AVX-512) og forbedret skalerbarhed (evne til at øge kernetællinger uden at løbe ind i latenstidsproblemer).

De første produkter med 'Sunny Cove'-kerner er planlagt allerede i 2019 og vil blive bygget på Intels 10 nm DUV-siliciumfremstillingsproces. Intel stoppede ikke ved 'Sunny Cove' og fortsatte med at nævne to af dens efterfølgere. 'Willow Cove' er en inkrementel opdatering, der lader sine designere udøve mere effektiv IPC ved at forbedre on-die cacher, transistoroptimering og tilføjelsen af ​​nye sikkerhedsfunktioner. På mange måder forholder 'Sunnycove' og 'Willow Cove' sig til hinanden som AMD's 'Zen' og 'Zen +.' De første 'Willow Cove'-baserede processorer lanceres i 2020, baseret på en raffineret 10 nm procesknude. Endelig er der 'Golden Cove', der var beregnet til 2021. Her kunne Intel drage fordel af en nyere siliciumfremstillingsproces (enten et ekstremt raffineret 10 nm-derivat eller endda 7 nm EUV) for at øge IPC (enkelttråders ydelse). Derudover vil Intel forbedre kernens 'AI-ydeevne' (sandsynligvis evnen til at multiplicere matrixer) og forbedret værtssignalbehandling til 5G og netværk.

Intels laveffektarkitekturer ser 'Tremont' lykkes med 'Goldmont' i 2019 og pakker øget IPC, batteristyring og netværk HSP. 'Gracemont', planlagt til 2021, vil forbedre IPC yderligere og forbedre 'Vector-ydeevne', muligvis heralding AVX i en eller anden form til den lave effekt arkitektur. Gracemont efterfølges af 'næste' mont (Intel har ikke besluttet et kodeord endnu) i 2022+, med endnu højere IPC.
Source: Anandtech