intels proces-køreplan opdateres med planer om at gå tilbage til to års kadence - Intels

Intels proceskøreplan opdateres med planer om at gå tilbage til to års kadence

During the IEDM event hosted by the IEEE organization, ASML's CEO, Martin van den Brink, took the stage to elaborate more on ASML's vision of the future of semiconductors. When talking about the future of semiconductors, Mr. Brink started talking about Intel and their vision for the future. Intel's slides were showing many things including backporting of IP to older processes and plan to go back to 'tick-tock' two-year cadence to restore the previous confidence in Intel's manufacturing capabilities.

En af de mest interessante bemærkninger om præsentationen er måske det faktum, at Intel arbejder hårdt for at realisere sine planer om at bringe en to-årig kadence af 'tick-tock'-procesrealisering tilbage. Det betyder, at Intel i fremtiden, formodentlig efter 10 nm debutproblemer er løst, ønsker at udføre den gamle proces og optimeringstaktik. Et lysbillede (vist nedenfor) med titlen 'I Moore We Trust' taler meget om Intels fremtidige planer og viser få ting i særdeleshed: Intels kommende 10 nm ++ og 10 nm +++ noder, og muligheden for backporting. Når det kommer til 10 nm ++ og 10 nm +++ noder, viser Intel, at de allerede arbejder på forbedrede versioner af 10 nm + node, der bruges i Ice Lake-chips, så nye og forbedrede versioner af 10 nm node vil være klar til højere frekvenser og bedre ydelse . Den nuværende version af 10 nm + node er ikke meget kapabel med frekvens, da der i øjeblikket kun er en Ice Lake SKU, der kan nå 4 GHz, mens de nuværende 14 nm produkter er i stand til at nå 5 GHz let. Disse kommende noder formodes at løse dette problem ved at tilvejebringe hurtigere transistorer.

Derudover går backporting nu til knudeproduktion, ikke kun IP længere. Indtil videre talte Intel om backporting som et middel til at levere ny IP bygget til 10 nm for eksempel til ældre proces som 14 nm om nødvendigt. Den nye dias viser imidlertid Intel's intention om at anvende backporting-teknikker til en halvlederproces. For eksempel kan 7 nm komme tilbage til 10 nm node i form af 10 nm +++, så det stadig officielt er 10 nm efter Intels standarder, men har overordnede transistorforbedringer, der skulle frigives på noden på 7 nm.

Intel udvikler også nye noder, der vil blive frigivet så langt som ti år fra nu. Nedenfor vises den 1,4 nm knude, der er planlagt til frigivelse i 2029, når den angiveligt vil blive lanceret. Noden på 1,4 nm formodes at have en densitet på 1,6 milliarder transistorer pr. Kvadratmillimeter, hvilket svarer til mange af de tidlige 14 nm Broadwell CPU'er. Det kan ikke tænkes at tænke på sådanne fjernteknologier nu, plus, som køreplanen viser, alle de viste oplysninger kan ændres.
Source: WikiChip